R�alisation d'une horloge

1 - But du TP

A l’aide de portes logiques il est possible de r�aliser un g�n�rateur de signaux p�riodiques non sinuso�daux. Un tel dispositif constitue une horloge �lectronique pouvant �tre utilis� dans de nombreux circuits : compteurs, microprocesseurs, oscillateurs, …..

Le but de ce TP consiste a r�aliser cette horloge � l’aide de 2 portes NON et de visualiser � l’oscilloscope la tension p�riodique g�n�r�e par ce circuit.

2 – Montage

2 – 1 Sch�ma de principe

Sch�ma de principe de l’horloge �lectronique

2 – 2 R�alisation pratique du montage :

R�aliser le montage suivant sur une plaquette LAB :

� Alimentation 0, +5V
� Plaquette LAB
� Circuit logique CMOS 4011
� R�sistance R = 100 kW
� R�sistance de protection rp = 4,7 MW
� Condensateur C = 0,05 m F
� Oscilloscope
� Pour �viter les parasites et assurer le bon fonctionnement du circuit il est n�cessaire de neutraliser les 2 portes NON inutilis�es en mettant leurs entr�es � des potentiels positifs, avec R’ = 700 kW

3 – Visualisation � l’oscilloscope – Mesures - Compte rendu

Brancher la voie A � la sortie S2 du montage. Ne pas oublier la masse .
Visualiser la tension u2(t) et montrer que cette tension est une tension p�riodique en cr�neaux.
Mesurer la p�riode T du signal, en d�duire sa fr�quence.
V�rifier que la p�riode T v�rifie la relation : T = 2,2 R C .

Expliquer bri�vement le principe de fonctionnement de ce montage (voir travail de groupe).

work.gif (7138 octets) Ecrire : v.le-vergos@ac-nancy-metz.fr

Ressources MPI